<var id="vnxft"></var>
<menuitem id="vnxft"></menuitem>
<var id="vnxft"><strike id="vnxft"><listing id="vnxft"></listing></strike></var> <var id="vnxft"></var>
<cite id="vnxft"></cite>
<var id="vnxft"></var>
<menuitem id="vnxft"></menuitem>
<var id="vnxft"></var>
<var id="vnxft"><strike id="vnxft"><listing id="vnxft"></listing></strike></var>
<var id="vnxft"><strike id="vnxft"></strike></var><cite id="vnxft"><video id="vnxft"></video></cite>
<var id="vnxft"></var>
清華團隊研制出新款憶阻器存算一體芯片
來源: 科技日報 作者: 發布時間: 2023-10-11

        “我們研發的這款存算一體芯片,展示出高適應性、高能效、高通用性、高準確率等特點,能有效強化智能設備在實際應用場景下的學習適應能力。”10日,清華大學集成電路學院副教授高濱接受記者采訪時表示,“該款芯片揭示了人工智能時代下邊緣學習的新范式,為突破馮·諾依曼傳統計算架構下的能效、算力瓶頸提供了一種創新發展路徑。”

  近日,清華大學集成電路學院教授吳華強、副教授高濱基于存算一體計算范式,研制出全球首款全系統集成、支持高效片上學習(機器學習能在硬件端直接完成)的憶阻器存算一體芯片。相關成果在線發表于最新一期《科學》。

  相同任務下,該款芯片實現片上學習的能耗僅為先進工藝下專用集成電路系統的3%,展現出卓越的能效優勢,具有滿足人工智能時代高算力需求的應用潛力。相關成果可應用于手機等智能終端設備,還可以應用于邊緣計算場景,比如汽車、機器人等。

  據介紹,當前,國際上的相關研究仍停留在憶阻器陣列層面的學習功能演示,全系統集成的憶阻器片上學習芯片仍未實現,主要在于傳統的反向傳播訓練算法所要求的高精度權重更新方式與憶阻器實際特性的適配性較差,導致大規模集成下的系統精度和能耗出現瓶頸。

  突破傳統存算分離架構對算力提升的制約,實現低能耗、高精度的全系統集成憶阻器存算一體片上學習芯片,要攻克哪些難點?

  “這是課題組多年積累最終取得的突破。研發過程中的難點主要體現在:首先需要解決憶阻器大規模集成問題,我們不僅優化了器件材料和架構,改善了器件特性,還開發了大規模集成制程;其次需要解決底層硬件多物理尺度的非理想特性,以提升精度,比如器件的非線性、非對稱,陣列的寄生,電路的噪聲等;最后,要實現高效的硬件系統,需要算法—架構—電路和器件的協同優化。”團隊成員、清華大學集成電路學院博士后姚鵬說。


地方動態

第四次數據標注產業供需對接會暨央企走進國家數據標注基地(保定)舉行

算力與綠電協同:中金數據烏蘭察布打造中國源網荷儲一體化零碳算力標桿

2025數據服務業發展研討會在京召開

A股產業互聯網平臺公司高質量發展研討會在京成功舉辦

  • 協會要聞
  • 通知公告
国产精品视频人人做人人